ALTERA MAX V CPLD
MAX V CPLD 采用独特的非易失性架构,提供低功耗片上功能,适用于ALTERA以边缘为中心的应用。
最佳 CPLD 价值
由于 MAX V 架构集成了以前的外部功能(例如闪存、RAM 和振荡器等),因此当您使用 MAX V 设备时,系统总成本更低。MAX V CPLD 能够在单位空间中提供大量 I/O 和逻辑。这些设备还使用了低成本绿色封装技术,封装大小只有 20 毫米。
降低总功耗
与市场上其他密度相当的 CPLD 相比,MAX V CPLD 能够为您提供可靠的新特性,同时将总功耗至多降低 50%。
- 延长了电池使用寿命,静态功耗低至 45 uW。
- 只需要一路供电电压 (Vcc-core),同时也降低了材料表 (BOM) 成本。
采用成熟的低成本晶圆制造工艺,MAX V CPLD 在充分利用成熟架构的同时实现了可靠的功能,包括:
- 在系统编程 (ISP) 帮助您在设备工作时对其编程,因此您可以进行现场更新,而对系统总体运行没有影响。
- 用户闪存,即为重要系统信息提供非易失性内存存储的嵌入式闪存。
易于使用、免费的设计软件
借助免费的ALTERA Quartus Prime Lite Edition 软件支持 MAX V CPLD。利用ALTERA Quartus Prime 软件,您将获得工作效率增强功能,从而加快模拟、电路板启动和时序收敛的速度。此软件还附带名为 Qsys 的系统级集成工具,可提升电路性能,同时还让您可在更高的抽象级别进行设计。
MAX V 设备对于许多细分市场中的通用以及功耗和空间受限设计来说,是理想之选。
I/O 扩展
进行 I/O 解码,以低成本有效增强其他标准设备的 I/O 功能。
接口桥接
以尽可能低的成本转换不兼容器件之间的总线协议和电压。
电源管理控制
管理电路板上其他设备的上电顺序和监控。
配置和初始化控制
控制电路板上其他设备的配置或者初始化。
模拟控制
通过脉冲宽度调制器 (PWM) 实现模拟标准器件(灯光、声音或者运动)的数字控制,而不需要数模转换器 (DAC)。
ALTERA MAX 系列 FPGA 和 CPLD
MAX CPLD 系列采用独特的即时启动、非易失性架构,提供低功耗片上功能。ALTERA MAX 10 FPGA 在小尺寸可编程逻辑设备中提供了高级处理功能,实现了非易失性集成的革新。它们提供采用模数转换器 (ADC) 的即时启动双配置,以及全面的 FPGA 功能,针对各种成本敏感型大体量应用进行了优化。
Altera代理商提供更多关于MAX V CPLD的介绍,为客户提供从专业技术支持到整体解决方案的全套服务。